[当当文轩店] 限购1本|Cadence 高速电路设计:Allegro Sigrity SI/PI/EMI 设计指南 电子工业出版社/陈兰兵| 工业技术|畅销正版书.
- 产品名称:Cadence高速电路设计——A...
- 是否是套装:否
- 书名:Cadence高速电路设计——AllegroSigritySI/PI/EMI设计指南
- 定价:79.00元
- 出版社名称:电子工业出版社
- 出版时间:2014年9月
- 作者:钟章民//肖定如//王辉
- 编者:陈兰兵
- 书名:Cadence高速电路设计——AllegroSigritySI/PI/EMI设计指南
基本信息
书名:Cadence 高速电路设计:Allegro Sigrity SI/PI/EMI 设计指南 电子工业出版社
原价:79.(咨询特价)
作者:陈兰兵
出版社:电子工业出版社
出版日期:2014-9-1
ISBN(咨询特价)
字数:(咨询特价)
页码:475
版次:1
装帧:平装
开本:16开
商品标识25
编辑推荐
暂无
内容提要
本书主要介绍信号完整性、电源完整性和电磁兼容方面的基本理论和设计方法,并结合实例,详细介绍了如何在cadenceallegrosigrity仿真平台完成相关仿真并分析结果。同时,在常见的数字信号高速电路设计方面,本书详细介绍了同步系统、ddrx(源同步系统)和高速串行传输的特点,以及运用cadenceallegrosigrity仿真平台的分析流程及方法。本书还介绍了常用的信号完整性和电源完整性的相关测试手段及方法,简要介绍了从芯片、封装到电路板的系统级仿真设计方法。
本书特点是理论和实例相结合,并且基于cadenceallegrosigrity的设计平台,使读者可以在软件的实际操作过程中,理解各方面的高速电路设计理念,同时熟悉仿真工具和分析流程,发现相关的问题并运用类似的设计、仿真方法去解决。
目录
第1章信号完整性基础1
1.1信号完整性问题2
1.1.1什么是信号完整性2
1.1.2数字信号的时域和频域2
1.1.3信号的质量6
1.2信号完整性分析的传输线理论10
1.2.1传输线的定义10
1.2.2传输线理论基础与特征阻抗11
1.2.3无损耗传输线模型12
1.2.4有损耗传输线模型13
1.2.5微带线和带状线15
1.2.6S参数简介17
1.2.7电磁场求解方法简介19
1.3传输线分析22
1.3.1反射22第1章信号完整性基础1
1.1信号完整性问题2
1.1.1什么是信号完整性2
1.1.2数字信号的时域和频域2
1.1.3信号的质量6
1.2信号完整性分析的传输线理论10
1.2.1传输线的定义10
1.2.2传输线理论基础与特征阻抗11
1.2.3无损耗传输线模型12
1.2.4有损耗传输线模型13
1.2.5微带线和带状线15
1.2.6S参数简介17
1.2.7电磁场求解方法简介19
1.3传输线分析22
1.3.1反射22
1.3.2码间干扰27
1.3.3传输线与串扰28
1.3.4同步开关噪声34
1.4信号质量控制35
1.4.1阻抗匹配35
1.4.2差分线阻抗和差分线阻抗匹配39
1.4.3走线拓扑45
1.5信号完整性分析所用器件模型简介48
1.6信号完整性仿真分析51
1.6.1传输线阻抗与反射分析52
1.6.2匹配和传输线层叠结构57
1.6.3多负载菊花链59
1.6.4串扰60
1.6.5DDR3信号质量问题及仿真解决案例61
1.6.6走线阻抗/耦合检查67
参考文献73
第2章电源完整性设计原理与仿真分析74
2.1电源完整性基本原理74
2.1.1电源噪声形成机理及危害75
2.1.2电源分配系统构成部件81
2.1.3去耦电容特性82
2.1.4VRM模块89
2.1.5电源/地平面92
2.1.6PDN的频域分析95
2.1.7时域分析方法100
2.1.8直流压降与通流问题104
2.1.9电热混合仿真108
2.2电源分配网络交流分析112
2.2.1板级电源完整性设计分析工具及案例112
2.2.2板级电源阻抗分析115
2.2.3平面谐振分析121
2.2.4利用SPEED2000进行时域电源噪声分析124
2.3电源分配网络去耦电容优化127
2.3.1去耦电容的回路电感127
2.3.2优化方案示例――成本*129
2.3.3早期去耦方案规划132
2.3.4去耦方案What-if分析137
2.4电源分配网络直流分析138
2.4.1直流仿真分析139
2.4.2电热混合仿真分析145
2.5用AllegroSigrityPIBase进行电源设计和分析149
2.5.1直流设计和分析149
2.5.2规则驱动的去耦电容设计方法153
参考文献156
第3章高速时钟同步系统设计157
3.1共同时钟系统原理介绍157
3.1.1共同时钟系统工作原理157
3.1.2时序参数158
3.1.3共同时钟系统时序分析163
3.2用SigXplorer进行共同时钟系统时序仿真166
3.2.1飞行时间仿真分析167
3.2.2计算时序裕量172
3.2.3保持时间时序裕量分析173
参考文献173
第4章高速DDRx总线系统设计174
4.1高速DDRx总线概述174
4.1.1DDRx发展简介174
4.1.2Bank、Rank及内存模块176
4.1.3接口逻辑电平178
4.1.4片上端接ODT181
4.1.5SlewRateDerating185
4.1.6WriteLeveling187
4.1.7DDR4的VrefDQTraining188
4.2源同步时钟、时序188
4.2.1什么是源同步时钟188
4.2.2源同步时序计算方法189
4.2.3影响源同步时序的因素194
4.3DDRx信号电源协同仿真和时序分析流程196
4.3.1DDRx接口信号的时序关系196
4.3.2使用SystemSI进行DDR3信号仿真和时序分析实例197
4.4DDRx系统常见问题案例分析228
4.4.1DDR3拓扑结构规划:Fly-by拓扑还是T拓扑229
4.4.2容性负载补偿231
4.4.3Fly-by的Stub评估235
参考文献238
第5章高速串行总线239
5.1常见高速串行总线标准一览239
5.1.1芯片到芯片的互连通信240
5.1.2通用外设连接总线标准――USB3.0总线/接口246
5.1.3存储媒介总线/接口248
5.1.4高清视频传输总线249
5.1.5光纤、以太网高速串行总线252
5.2高速串行通道之技术分析256
5.2.1高速收发I/O口257
5.2.2均衡器及预加重/去加重258
5.2.3AMI模型接口263
5.2.4码型编码及DC平衡263
5.2.5判决指标:眼图分析、误码率、浴盆曲线265
5.3通道传输指标分析267
5.3.1通道混模S参数分离268
5.3.2通道冲击响应271
5.3.3通道信噪比分析272
5.3.4通道储能特性分析(码间干扰ISI)274
5.4高速串行通道精细化建模276
5.4.1过孔建模276
5.4.2特殊角度走线281
5.4.3长度(相位)偏差控制285
5.5高速串行通道系统仿真案例287
5.5.1芯片封装及PCB板上信号模型提取288
5.5.2建立信号链路拓扑295
5.5.3时域通道分析301
5.5.4统计通道分析303
5.6高速串行通道系统设置调节306
5.6.1滤波电容效应306
5.6.2电源噪声注入有无影响分析307
5.6.3电源噪声强弱影响扫描分析308
5.6.4抖动和噪声影响扫描分析311
5.7高速串行通道工程实例312
参考资料316
第6章电磁兼容设计原理和方法317
6.1EMC/EMI概述317
6.1.1电磁兼容的基本概念317
6.1.2电磁兼容相关标准概要323
6.1.3接地设计原理324
6.1.4屏蔽设计原理326
6.1.5滤波设计原理328
6.2板级和系统级EMC设计基本方法330
6.2.1板级EMC设计的重要性330
6.2.2板级EMC与SI/PI的关系330
6.2.3板级EMC控制的常用方法330
6.2.4系统级EMC设计基本方法333
6.2.5EMC仿真算法简介334
6.3Cadence/Sigrity仿真工具在EMI分析中的应用335
6.3.1SI/PI/EMI仿真分析工具介绍335
6.3.2Cadence的EMI仿真分析实例336
6.3.3SPEED2000在EMI仿真中的应用338
6.3.4PowerSI在EMI仿真中的应用348
6.3.5OptimizePI在EMI仿真中的应用352
参考文献358
第7章信号完整性与电源完整性测试359
(咨询特价)0Gbps以上数字系统中信号完整性测量综述359
7.1.1背景359
7.1.210Gbps以上高速背板测量362
7.1.310Gbps以上SerDes信号品质测量364
7.1.4工业标准总线测试366
7.1.5供电网络的测量367
7.1.6时钟测量369
7.1.7其他测试369
7.1.8小结370
7.2抖动测量371
7.2.1测量背景简介371
7.2.2抖动的定义及抖动与相位噪声、频率噪声的关系371
7.2.3周期抖动、周期间抖动和TIE372
7.2.4抖动成分的分解及各个抖动成分的特征及产生原因373
7.2.5使用浴盆曲线和双狄拉克模型预估总体抖动379
7.2.6高级抖动溯源分析方法379
7.2.7抖动传递函数及其测量381
7.2.850fs级参考时钟抖动的测量技术382
7.2.9抖动测量仪器总结386
7.3眼图测量386
7.3.1眼图概念386
7.3.2眼图模板388
7.3.3眼图测试对仪器的要求389
7.3.4眼图测试中的时钟恢复390
7.3.5眼图参数的定义391
7.3.6有问题眼图的调试395
7.4PCB阻抗测量397
7.4.1PCB阻抗测试方案及原理397
7.4.2TDR测量仪器系统的校准404
7.4.3TDR分辨率的概念406
7.4.4PCB阻抗测量操作流程407
7.4.5TDR测量仪器静电防护416
7.4.6对TDR测量的其他说明419
7.5电源完整性测量422
7.5.1电源完整性测量对象和测量内容422
7.5.2电源纹波和噪声测量422
7.5.3PDN输出阻抗和传输阻抗测量424
7.5.4消除电缆屏蔽层环路误差425
7.5.5校准过程和参考件427
7.5.6电路板系统级PDN测量428
7.5.7小结430
7.6DDR总线一致性测量430
7.6.1工业标准总线一致性测量概述430
7.6.2DDR总线概览433
7.6.3DDR时钟总线的一致性测试433
7.6.4DDR地址、命令总线的一致性测试435
7.6.5DDR数据总线的一致性测试436
7.6.6DDR总线一致性测试对示波器带宽的要求439
7.6.7自动化一致性测试440
7.6.8DDR一致性测试探测和夹具441
7.6.9小结441
7.7参考文献441
第8章芯片级全流程仿真分析444
8.1芯片级全流程仿真的意义444
8.2芯片级系统仿真的要点445
8.3模型的准备447
8.3.1晶体管模型和IBIS模型447
8.3.2芯片金属层模型448
8.3.3封装模型454
8.3.4PCB模型458
8.4并行总线和串行信道的仿真458
8.4.1并行总线仿真458
8.4.2信道仿真460
8.5芯片封装PCB的电源完整性460
8.5.1芯片-封装-PCB的直流压降463
8.5.2芯片-封装-PCB的交流阻抗分析466
8.6芯片-封装-PCB热设计466
参考文献475
作者介绍
钟章民,Cadence公司服务部门经理,主要负责Cadence公司封装、电路板设计和高速产品的仿真分析服务,拥有15年高速设计及SI/PI/EMC仿真经验,曾在Sigrity、华为等多家公司从事相关工作,曾承担许多国内外电子设计公司的服务和培训项目。
肖定如,Cadence公司资深产品技术专家,拥有超过25年的电子产品设计、开发和应用经验,在Cadence公司工作超过12年,所涉及的主要领域包括SI、PI、EMI和RF的相关产品。
王辉,Cadence SPB平台中国区技术经理,负责Cadence公司封装、PCB、信号完整性工具的技术支持,拥有19年的EDA工具使用经验。
文摘
暂无
媒体推荐
暂无